R&S®SMAB-K722 Clock synthesizer frequency extension to 6 GHz

High-end ADC an DAC component tests

Measure the true performance of your device

With each new ADC generation, the analog input bandwidth increases, and with it the required clock frequency. In addition, the larger effective number of bits results in a larger signal-to-noise ratio. The most advanced DACs allow there construction of wideband digitized signals up into the microwave range. This means that extremely clean, high-frequency signals that exceed the DUT performance are required to test ADCs and DACs. Its outstanding performance makes the R&S®SMA100B the benchmark solution, giving users a tool that is perfect for not only optimizing DUTs, but also for bringing them to the very edge of the technically feasible.

Typical ADC test setup

When testing ADCs, an analog input signal and an external clock signal are needed. At the analog input, the R&S®SMA100B supplies the ADC with extremely pure RF signalswithextremelylowSSBphasenoise, thelowestharmonics and nonharmonics, and the lowest wideband noise. Since the signal source does not distort the measurement results, users can validate the spurious-free dynamic range and the signal-to-noise ratio of the most advanced ADCs.

Because ADCs are sampling systems, the wideband phase noise of the clock signal reduces the signal-to-noise ratio oftheADC. The R&S®SMA100Bwasoptimizedtoprovideclock signals with extremely low wideband phase noise for ADC tests. This is particularly important in the case of undersampling, i.e. the clock rate of the ADC is lower than twice the maximum RF input frequency.

ADC test setup with two R&S®SMA100B as the signal sources for the analog
Compact ADC test setup for clock signals

Specifically for this application, the R&S®SMA100B supplements the RF output with another optional clock output up to 6 GHz with exceptionally low wideband noise for extremely clean clock signals. The frequency of the clock output can be selected independently of the RF output. The signal type (square wave or sine wave), the amplitude and a DC offset can be set for this output independently of the RF output in order to provide single-ended or differential signals for the clock input at the ADC.

Compact ADC test setup with a single R&S®SMA100B with an integrated second source.
Typical DAC test setup

An extremely clean clock signal is also required to reconstruct the analog output signal when testing DACs. Thanks to its excellent characteristics, which include exceptionally low SSB phase noise and a large spurious-free dynamic range, the R&S®SMA100B can provide this signal so that the measurement results for these tests are not influenced by the signal source and the user can measure the DUT's true performance.

Typical test setup for verifying a DAC.
Благодарим вас.

Ваш запрос был успешно отправлен!

Мы свяжемся с Вами в ближайшее время.

Коллектив Rohde & Schwarz

Получить на тест

Введите текст запроса.
Введите свое имя.
Введите свое имя.
Введите действующий адрес электронной почты.
Введите название компании.
Введите город.
Введите почтовый индекс.

Укажите свою страну.
Введите символы, показанные на изображении
show captcha
Введена недействительная информация.
Do not enter data in this field
Благодарим вас.

Ваш запрос был успешно отправлен!

Мы свяжемся с Вами в ближайшее время.

Коллектив Rohde & Schwarz

Узнать цену

Введите текст запроса.
Введите свое имя.
Введите свое имя.
Введите действующий адрес электронной почты.
Введите название компании.
Введите город.
Введите почтовый индекс.
Введите номер телефона.

Укажите свою страну.
Введите символы, показанные на изображении
show captcha
Введена недействительная информация.
Do not enter data in this field
Благодарим вас.

Ваш запрос был успешно отправлен!

Мы свяжемся с Вами в ближайшее время.

Коллектив Rohde & Schwarz

Запросить информацию

Введите текст запроса.
Введите свое имя.
Введите свое имя.
Введите действующий адрес электронной почты.
Введите название компании.
Введите город.
Введите почтовый индекс.

Укажите свою страну.
Введите символы, показанные на изображении
show captcha
Введена недействительная информация.
Do not enter data in this field
International Website