3 Résultats
La pureté du signal des sources d'horloges a un impact direct sur la performance du système. Afin de s'assurer un fonctionnement correct, il est nécessaire de vérifier que la pureté réponde aux exigences de conception.
sept. 30, 2021
Les débits de données de plus en plus importants au sein des conceptions numériques à haut débit et des communications sans fil, nécessitent des PLL SerDes et des synthétiseurs d'horloge disposant d'un faible bruit de phase additionnel et d'une atténuation de la gigue élevée. Les conceptions récentes possèdent souvent une architecture à deux étages, composée d'un atténuateur de gigue et d'un étage synthétiseur de fréquence. Avec leurs sensibilités élevées au bruit de phase, les analyseurs de bruit de phase sont les instruments parfaits pour ces tests. Pour simuler la PLL, une source de signaux supplémentaire dotée d'un bruit de phase très faible est nécessaire.
août 01, 2018
À mesure que les flux de données augmentent dans les conceptions numériques à haut débit, les limites globales de la gigue du système se resserrent. En particulier pour les divers composants de l'horloge, où les limites de gigue des horloges de référence, des mémoires tampons d'horloges et des atténuateurs de gigue sont très étroites. Avec leurs sensibilités élevées au bruit de phase, les analyseurs de bruit de phase sont les instruments parfaits pour ces tests.
mai 08, 2018