1 結果
低ジッタの発振器とクロックを使用した、電源誘導ジッタとPSNRの測定
高速デジタルデザインでデータレートの向上を実現するためには、低ジッタの発振器やクロックのようなタイミングコンポーネントが必要になります。システムデザイン全体の一部として、コンポーネントは、理想的ではないパワーインテグリティー環境で動作して、パワーレール妨害波から発生する電源誘導位相雑音/ジッタを制限する必要もあります。電源ノイズ除去(PSNR)の測定には、人為的な正弦妨害波の正確な発生とレベル調整、発生した位相雑音やジッタ障害の測定が必要になります。
9月 30, 2020